products

W9725g6jb25i-Nd Flashgeheugenspaander, IC-BORREL256mb Nand Flits PARALLELLE 84WBGA

Basisinformatie
Certificering: Original Parts
Modelnummer: W9725g6jb25i-Nd
Min. bestelaantal: 1 pakket
Prijs: Negotiation
Verpakking Details: 10cm x 10cm x 5cm
Levertijd: 3-5 werkdagen
Betalingscondities: T/T, Paypal, Western Union, Borg en anderen
Levering vermogen: 6000pcs per maand
Gedetailleerde informatie
Punt Numbe: W9725g6jb25i-Nd Productencategorie: Geheugen & Flashgeheugen
Opslagcapaciteit: 256Mb (16M x 16) frequentie: 200MHz
Volt: 1.7 V ~ 1,9 V -Technologie: SDRAM - DDR2
Temperaturen.: -40°C ~ 95°C (TC) Pakket: BGA96
Hoog licht:

nand typeflashgeheugen

,

het controlemechanismespaander van het flitsgeheugen


Productomschrijving

W9725g6jb25i-Nd van de flashgeheugenspaander, IC-BORREL 256M PARALLELLE 84WBGA

 

 

Basiseigenschappen
Type DDR2 SDRAM
Organisatie x16
Snelheid 400 Mhz
Voltage 1.8 V
Pakket Wbga-84

 

Beschrijving:

 

W9725G6JB is 256M beetjes DDR2 SDRAM, dat als 4.194.304 woorden x 4 banken x 16 beetjes wordt georganiseerd. Dit apparaat bereikt hoge snelheidsoverdrachtssnelheden tot 1066Mb/sec/pin (DDR2-1066) voor diverse toepassingen. W9725G6JB wordt gesorteerd in de volgende snelheidsrangen: -18, -25, 25I, 25A, 25K en -3. De -18 rangdelen is volgzaam aan specificatie de van DDR2-1066 (7-7-7). De -25/25I/25A/25K-rangdelen zijn volgzaam aan DDR2-800 (5-5-5) of de specificatie van DDR2-800 (6-6-6) (de industriële de rangdelen van 25I die gewaarborgd zijn om -40°C ≤ TCASE ≤ 95°C) te steunen. De -3 rangdelen is volgzaam aan specificatie de van DDR2-667 (5-5-5).

 

De automobieltemperatuur van rangdelen, indien aangeboden, heeft twee gelijktijdige vereisten: de omgevingstemperatuur (TA) dat het apparaat omringt kan niet zijn minder dan -40°C of groter dan +95°C (voor 25A), +105°C (voor 25K), en de gevaltemperatuur (TCASE) kan niet zijn minder dan -40°C of groter dan +95°C (voor 25A), +105°C (voor 25K). JEDEC-de specificaties vereisen de vernieuwingsfrequentie om te verdubbelen wanneer TCASE +85°C overschrijdt; dit vereist ook het gebruik van zelf op hoge temperatuur optie verfrist. Bovendien, ODT-moeten de weerstand en de input-output impedantie zijn derated wanneer TCASE +85°C. < 0=""> is.

 

Alle controle en adresinput is gesynchroniseerd met een paar uiterlijk geleverde differentiële klokken. De input is gesloten op het dwarspunt van differentiële klokken (CLK en NIET CLK die vallen toenemen). Alle I/Os zijn gesynchroniseerd met een één enkele gebeëindigde DQS of differentieel paar van DQS- NIET DQS op een bron synchrone manier.

 

Eigenschappen:

  • Voeding: VDD, VDDQ = 1,8 V ± 0.1V
  • Dubbele Datasnelheidarchitectuur: twee gegevensoverdrachten per klokcyclus
  • CAS-Latentie: 3, 4, 5, 6 en 7
  • Uitbarstingslengte: 4 en 8
  • De tweerichtings, differentiële gegevensstroboscopen (DQS en NIET DQS) worden overgebracht/met gegevens ontvangen
  • Rand-gericht op Gelezen gegevens en centrum-gericht op Write gegevens
  • DLL richt de overgangen van DQ en DQS-op klok
  • Differentiële klokinput (CLK en NIET CLK)
  • De gegevensmaskers (DM) voor schrijven gegevens
  • De bevelen ingegaan op elke positieve CLK-rand, gegevens en gegevensmasker worden van verwijzingen voorzien aan beide randen van DQS
  • De geposte NIET programmeerbare bijkomende latentie van CAS die wordt gesteund om bevel en gegevensbusefficiency te maken
  • Lees Latentie = Bijkomende Latentie plus CAS-Latentie (RL = AL + cl)
  • De aanpassing van de van-spaander-bestuurdersimpedantie (OCD) en op-matrijs-Beëindiging (ODT) voor betere signaalkwaliteit
  • De auto-voorladingsverrichting voor gelezen en schrijft uitbarstingen
  • De auto verfrist zich en Zelf verfris wijzen
  • Voorgeladen Macht Beneden en Active Power neer
  • Schrijf Gegevensmasker
  • Schrijf Latentie = Gelezen Latentie - 1 (WL = RL - 1)
  • Interface: SSTL_18
  • Verpakt in de Bal van WBGA 84 (8X12.5 mm ²), gebruikend Loodvrije materialen met volgzame RoHS

 

 

 

 

 

Contactgegevens
Karen.